LCMXO2-2000HC-4BG256C FPGA - פעלד פּראָגראַממאַבלע טויער מענגע 2112 LUTs 207 IO 3.3V 4 Spd
♠ פּראָדוקט באַשרייַבונג
פּראָדוקט אַטריביוט | אַטריביוט ווערט |
פאַבריקאַנט: | לאַטאַס |
פּראָדוקט קאַטעגאָריע: | FPGA - פעלד פּראָגראַממאַבלע גייט מענגע |
RoHS: | דעטאַילס |
סעריע: | LCMXO2 |
נומער פון לאָגיק עלעמענטן: | 2112 לע |
נומער פון I/Os: | 206 I/O |
צושטעלן וואָולטידזש - מין: | 2.375 V |
צושטעלן וואָולטידזש - מאַקס: | 3.6 V |
מינימום אַפּערייטינג טעמפּעראַטור: | 0 סי |
מאַקסימום אַפּערייטינג טעמפּעראַטור: | + 85 סי |
דאַטאַ ראטע: | - |
נומער פון טראַנססעיווערס: | - |
מאַונטינג נוסח: | SMD/SMT |
פּעקל / קאַסטן: | CABGA-256 |
פּאַקקאַגינג: | טאַץ |
סאָרט: | לאַטאַס |
פונאנדערגעטיילט באַראַן: | 16 קביט |
עמבעדיד בלאַק באַראַן - EBR: | 74 קביט |
מאַקסימום אַפּערייטינג אָפטקייַט: | 269 מהז |
מויסטשער סענסיטיוו: | יא |
נומער פון לאָגיק מענגע בלאַקס - לאַבס: | 264 לאַב |
אַפּערייטינג צושטעלן קראַנט: | 4.8 מאַ |
אַפּערייטינג וואָולטידזש: | 2.5 V/3.3 V |
פּראָדוקט טיפּ: | FPGA - פעלד פּראָגראַממאַבלע גייט מענגע |
פאַבריק פּאַק קוואַנטיטי: | 119 |
אונטערקאטעגאריע: | פּראָגראַממאַבלע לאָגיק ICs |
גאַנץ זכּרון: | 170 קביט |
האַנדל נאָמען: | MachXO2 |
אַפּאַראַט וואָג: | 0.429319 אַז |
1. פלעקסאַבאַל לאָגיק אַרטשיטעקטורע
• זעקס דעוויסעס מיט 256 צו 6864 LUT4s און 18 צו 334 I/Os הינטער נידעריק מאַכט דעוויסעס
• אַוואַנסירטע 65 נם נידעריק מאַכט פּראָצעס
• ווי נידעריק ווי 22 μוו סטאַנדביי מאַכט
• פּראָגראַממאַבלע נידעריק מאַך דיפערענטשאַל איך / אָ
• סטאַנד-ביי מאָדע און אנדערע מאַכט שפּאָרן אָפּציעס 2. עמבעדיד און דיסטריביוטיד זכּרון
• אַרויף צו 240 קביץ sysMEM ™ עמבעדיד בלאַק באַראַן
• אַרויף צו 54 קביץ דיסטריביוטיד באַראַן
• דעדאַקייטאַד פיפאָ קאָנטראָל לאָגיק
3. אויף-טשיפּ באַניצער פלאַש זכּרון
• אַרויף צו 256 קביץ פון באַניצער פלאַש זכּרון
• 100,000 שרייַבן סייקאַלז
• צוטריטלעך דורך WISHBONE, SPI, I2 C און JTAG ינטערפייסיז
• קענען ווערן געניצט ווי אַ ווייך פּראַסעסער פּראַסעסער אָדער ווי פלאַש זכּרון
4. פאַר-ענדזשאַנירד מקור סינטשראָנאָוס איך / אָ
• דדר רעדזשיסטערז אין איך / אָ סעלז
• דעדאַקייטאַד גירינג לאָגיק
• 7:1 גירינג פֿאַר ווייַז I / Os
• דזשאַנעריק דדר, דדרקס2, דדרקס4
• דעדאַקייטאַד דדר / דדר2 / לפּדר זכּרון מיט דקס שטיצן
5. הויך פאָרשטעלונג, פלעקסאַבאַל איך / אָ באַפער
• פּראָגראַממאַבלע sysIO ™ באַפער שטיצט אַ ברייט קייט פון ינטערפייסיז:
- LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
- LVDS, Bus-LVDS, MLVDS, RSDS, LVPECL
– SSTL 25/18
– הסטל 18
- Schmitt צינגל ינפּוץ, אַרויף צו 0.5 V היסטערעסיס
• איך / אָ ס שטיצן הייס סאָקקינג
• דיפערענטשאַל טערמאַניישאַן אויף-שפּאָן
• פּראָגראַממאַבלע ציען-אַרויף אָדער ציען-אַראָפּ מאָדע
6. פלעקסאַבאַל אויף-טשיפּ קלאַקינג
• אַכט ערשטיק זייגערס
• אַרויף צו צוויי ברעג קלאַקס פֿאַר הויך-גיכקייַט י / אָ ינטערפייסיז (בלויז שפּיץ און דנאָ זייטן)
• אַרויף צו צוויי אַנאַלאָג פּלס פּער מיטל מיט פראַקשאַנאַל-ען אָפטקייַט סינטעז
- ברייט אַרייַנשרייַב אָפטקייַט קייט (7 מהז צו 400 מהז)
7. ניט-וואַלאַטאַל, ינפיניטעלי רעקאָנפיגוראַבלע
• רעגע-אויף
- מאַכט זיך אין מיקראָסעקאָנדס
• איין-שפּאָן, זיכער לייזונג
• פּראָוגראַמאַבאַל דורך JTAG, SPI אָדער I2 C
• שטיצט הינטערגרונט פּראָגראַממינג פון ניט-וואָלאַ
8.טייל זכּרון
• אָפּטיאָנאַל צווייענדיק שטיוול מיט פונדרויסנדיק ספּי זכּרון
9. טראַנספר ™ רעקאָנפיגוראַטיאָן
• אין-פעלד לאָגיק דערהייַנטיקן בשעת סיסטעם אַפּערייץ
10. ענכאַנסט סיסטעם לעוועל סופּפּאָרט
• אויף-שפּאָן פאַרגליווערט פאַנגקשאַנז: SPI, I2 C, טייַמער / טאָמבאַנק
• אויף-שפּאָן אַסאַלייטער מיט 5.5% אַקיעראַסי
• יינציק טראַסעיד פֿאַר סיסטעם טראַקינג
• איין מאָל פּראָגראַממאַבלע (אָטפּ) מאָדע
• איין מאַכט צושטעלן מיט עקסטענדעד אַפּערייטינג קייט
• IEEE סטאַנדאַרד 1149.1 גרענעץ יבערקוקן
• IEEE 1532 געהאָרכיק אין-סיסטעם פּראָגראַממינג
11. ברייט קייט פון פּעקל אָפּציעס
• TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, QFN פּעקל אָפּציעס
• קליין שפּור פּעקל אָפּציעס
- קליין ווי 2.5 מם רענטגענ 2.5 מם
• געדיכטקייַט מייגריישאַן געשטיצט
• אַוואַנסירטע האַלאָגען-פֿרייַ פּאַקקאַגינג