LCMXO640C-3TN144I FPGA - פעלד פּראָגראַממאַבלע טויער מענגע 640 LUTS 113 I/0
♠ פּראָדוקט באַשרייַבונג
פּראָדוקט אַטריביוט | אַטריביוט ווערט |
פאַבריקאַנט: | לאַטאַס |
פּראָדוקט קאַטעגאָריע: | FPGA - פעלד פּראָגראַממאַבלע גייט מענגע |
RoHS: | דעטאַילס |
סעריע: | LCMXO640C |
נומער פון לאָגיק עלעמענטן: | 640 LE |
נומער פון I/Os: | 113 איך/אָ |
צושטעלן וואָולטידזש - מין: | 1.71 V |
צושטעלן וואָולטידזש - מאַקס: | 3.465 V |
מינימום אַפּערייטינג טעמפּעראַטור: | - 40 סי |
מאַקסימום אַפּערייטינג טעמפּעראַטור: | + 100 סי |
דאַטאַ ראטע: | - |
נומער פון טראַנססעיווערס: | - |
מאַונטינג נוסח: | SMD/SMT |
פּעקל / קאַסטן: | TQFP-144 |
פּאַקקאַגינג: | טאַץ |
סאָרט: | לאַטאַס |
פונאנדערגעטיילט באַראַן: | 6.1 קביט |
הייך: | 1.4 מם |
לענג: | 20 מם |
מאַקסימום אַפּערייטינג אָפטקייַט: | 500 מהז |
מויסטשער סענסיטיוו: | יא |
נומער פון לאָגיק מענגע בלאַקס - לאַבס: | 80 לאַב |
אַפּערייטינג צושטעלן קראַנט: | 17 מאַ |
אַפּערייטינג וואָולטידזש: | 1.8 V/2.5 V/3.3 V |
פּראָדוקט טיפּ: | FPGA - פעלד פּראָגראַממאַבלע גייט מענגע |
פאַבריק פּאַק קוואַנטיטי: | 60 |
אונטערקאטעגאריע: | פּראָגראַממאַבלע לאָגיק ICs |
גאַנץ זכּרון: | 6.1 קביט |
ברייט: | 20 מם |
אַפּאַראַט וואָג: | 1.319 ג |
ניט-וואַלאַטאַל, ינפאַנאַטלי רעקאָנפיגוראַבלע
• רעגע-אויף - כוחות אַרויף אין מיקראָסעקאָנדס
• איין שפּאָן, קיין פונדרויסנדיק קאַנפיגיעריישאַן זכּרון פארלאנגט
• ויסגעצייכנט פּלאַן זיכערהייַט, קיין ביסל טייַך צו ינטערסעפּט
• רעקאָנפיגורע SRAM באזירט לאָגיק אין מיליסעקאַנדז
• SRAM און ניט-וואַלאַטאַל זכּרון פּראָוגראַמאַבאַל דורך JTAG פּאָרט
• שטיצט הינטערגרונט פּראָגראַממינג פון ניט-וואַלאַטאַל זכּרון
שלאָף מאָדע
• אַלאַוז אַרויף צו 100 קס סטאַטיק קראַנט רעדוקציע
TransFR ™ רעקאָנפיגוראַטיאָן (TFR)
• אין-פעלד לאָגיק דערהייַנטיקן בשעת סיסטעם אַפּערייץ
הויך I/O צו לאָגיק געדיכטקייַט
• 256 צו 2280 LUT4 ס
• 73-271 I/Os מיט ברייט פּעקל אָפּציעס
• געדיכטקייַט מייגריישאַן געשטיצט
• בלייַ-פריי / RoHS-געהאָרכיק פּאַקקאַגינג
עמבעדיד און דיסטריביוטיד זכּרון
• אַרויף צו 27.6 קביץ sysMEM ™ עמבעדיד בלאַק באַראַן
• אַרויף צו 7.7 קביץ פונאנדערגעטיילט באַראַן
• דעדאַקייטאַד פיפאָ קאָנטראָל לאָגיק
פלעקסאַבאַל איך / אָ באַפער
• פּראָגראַממאַבלע sysIO ™ באַפער שטיצט אַ ברייט קייט פון ינטערפייסיז:
- LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
- LVDS, ויטאָבוס-LVDS, LVPECL, RSDS
sysCLOCK ™ PLLs
• אַרויף צו צוויי אַנאַלאָג פּלס פּער מיטל
• זייגער מערן, טיילן, און פאַסע שיפטינג
סיסטעם לעוועל שטיצן
• IEEE סטאַנדאַרד 1149.1 גרענעץ סקאַן
• אַנבאָרד אַסאַלייטער
• דיווייסאַז אַרבעטן מיט 3.3 וו, 2.5 וו, 1.8 וו אָדער 1.2 וו מאַכט צושטעלן
• IEEE 1532 געהאָרכיק אין-סיסטעם פּראָגראַממינג