SPC5634MF2MLQ80 32-ביט מיקראָקאָנטראָולערס – MCU NXP 32-ביט MCU, פּאַוער אַרטש קאָר, 1.5MB פלאַש, 80MHz, -40/+125degC, אויטאָמאָטיוו גראַד, QFP 144
♠ פּראָדוקט באַשרייַבונג
פּראָדוקט אַטריביוט | אַטריביוט ווערט |
פאַבריקאַנט: | ען-עקס-פי |
פּראָדוקט קאַטעגאָריע: | 32-ביט מיקראָקאָנטראָולערס - MCU |
ראָהס: | דעטאַלן |
סעריע: | MPC5634M |
מאַונטינג סטיל: | SMD/SMT |
פּעקל/קעסטל: | LQFP-144 |
קערן: | e200z3 |
פּראָגראַם זכּרון גרייס: | 1.5 מעגאבייט |
דאַטן ראַם גרייס: | 94 קב |
דאַטן באַס ברייט: | 32 ביט |
ADC רעזאָלוציע: | 2 x 8 ביט/10 ביט/12 ביט |
מאַקסימום זייגער אָפטקייט: | 80 מעגהערץ |
נומער פון I/Os: | 80 אײַנגאַנג/אויסגאַנג |
צושטעל וואָולטידזש - מינימום: | 1.14 V |
צושטעל וואָולטידזש - מאַקס: | 1.32 V |
מינימום אַפּערייטינג טעמפּעראַטור: | - 40 צעלזיוס |
מאַקסימום אַפּערייטינג טעמפּעראַטור: | + 150 גראַד צעלזיוס |
קוואַליפיקאַציע: | AEC-Q100 |
פּאַקאַדזשינג: | טאַץ |
אנאלאג צושטעל וואָולטידזש: | 5.25 V |
בראַנד: | NXP האַלבקאָנדוקטאָרן |
דאַטן ראַם טיפּ: | SRAM |
איך/אָ וואָולטאַזש: | 5.25 V |
נעץ סענסיטיוו: | יא |
פּראָדוקט: | MCU |
פּראָדוקט טיפּ: | 32-ביט מיקראָקאָנטראָולערס - MCU |
פּראָגראַם זכּרון טיפּ: | בליץ |
פאַבריק פּאַק קוואַנטיטי: | 60 |
אונטערקאַטעגאָריע: | מיקראָקאָנטראָלערס - MCU |
וואַטשדאָג טיימערס: | וואַטשדאָג טייַמער |
טייל # אַליאַסיז: | 935311091557 |
איינהייט וואָג: | 1.319 ג |
♠ 32-ביט מיקראָקאָנטראָולערס - MCU
די 32-ביט אויטאמאטיוו מיקראקאנטראלערס זענען א פאמיליע פון סיסטעם-אויף-טשיפּ (SoC) דעווייסעס וואס אנטהאלטן אלע אייגנשאפטן פון דער MPC5500 פאמיליע און אסאך נייע אייגנשאפטן צוזאמען מיט הויך-פארשטעלונג 90 נ"מ CMOS טעכנאלאגיע צו צושטעלן א באדייטנדע רעדוקציע פון קאסט פער אייגנשאפט און באדייטנדע פארבעסערונג אין פארשטעלונג. דער פארגעשריטענער און קאסט-עפעקטיווע האוסט פראסעסאר קערן פון דער אויטאמאטיוו קאנטראלער פאמיליע איז געבויט אויף פאוער ארכיטעקטור® טעכנאלאגיע. די פאמיליע אנטהאלט פארבעסערונגען וואס פארבעסערן די ארכיטעקטור'ס פאסיגקייט אין איינגעבעטעטע אפליקאציעס, אנטהאלט צוגעלייגטע אינסטרוקציע שטיצע פאר דידזשיטאל סיגנאל פראסעסינג (DSP), אינטעגרירט טעכנאלאגיעס—אזוי ווי א פארבעסערטע צייט פראסעסאר איינהייט, פארבעסערטע קיועד אנאלאג-צו-דיגיטאל קאנווערטער, קאנטראלער שטח נעטווארק, און א פארבעסערטע מאדולארע אינפוט-אויטפוט סיסטעם—וואס זענען וויכטיג פאר היינטיגע נידעריגע-ענד פאוערטריין אפליקאציעס. די דעווייס פאמיליע איז א גאנץ קאמפעטיבלע פארלענגערונג צו פריסקייל'ס MPC5500 פאמיליע. די דעווייס האט איין שטאפל פון זכרון כייערארכיע באשטייענדיק פון ביז 94 KB אויף-טשיפּ SRAM און ביז 1.5 MB פון אינערליכער פלעש זכרון. די דעווייס האט אויך אן עקסטערנע באס אינטערפייס (EBI) פאר 'קאליבראציע'. די עקסטערנע באַס צובינד איז דיזיינד געוואָרן צו שטיצן רובֿ פון די נאָרמאַלע זכרונות געניצט מיט די MPC5xx און MPC55xx משפּחות.
• אפערירנדיקע פאראמעטערס
— גאָר סטאַטישע אָפּעראַציע, 0 MHz– 80 MHz (פּלוס 2% פֿרעקווענץ מאָדולאַציע – 82 MHz)
— –40 ℃ ביז 150 ℃ קנופּ טעמפּעראַטור אַפּערייטינג קייט
— נידעריק-מאַכט פּלאַן
– ווייניקער ווי 400 mW מאַכט דיסיפּיישאַן (נאָמינאַל)
– דיזיינד פֿאַר דינאַמישע מאַכט פאַרוואַלטונג פון קאָר און פּעריפעראַלס
– ווייכווארג קאנטראלירטע זייגער גייטינג פון פּעריפערישע דעווייסעס
– נידעריק-מאַכט סטאָפּ מאָדע, מיט אַלע זייגערס סטאָפּט
— פאַבריצירט אין 90 נאַנאָמעטער פּראָצעס
— 1.2 V אינערלעכע לאָגיק
— איין מאַכט צושטעל מיט 5.0 V -10%/+5% (4.5 V ביז 5.25 V) מיט אינעווייניקסטן רעגולאַטאָר צו צושטעלן 3.3 V און 1.2 V פֿאַר די קערן
— אריינגאנג און ארויסגאנג פּינס מיט 5.0 V -10%/+5% (4.5 V ביז 5.25 V) קייט
– 35%/65% VDDE CMOS סוויטש לעוועלס (מיט היסטערעזיס)
– אויסקלייבבארע היסטערעזיס
– אויסקלייבבאַרע קאָנטראָל איבערן גיכקייט
— נעקסוס פּינס געטריבן דורך 3.3 V צושטעל
— דיזיינד מיט EMI רעדוקציע טעקניקס
– פאַזע-פאַרשלאָסענע שלייף
– אָפטקייט מאָדולאַציע פון סיסטעם זייגער אָפטקייט
– אויף-טשיפּ בייפּאַס קאַפּאַסיטאַנס
– אויסקלייבבאַרע שלעף-ראַטע און דרייוו-שטאַרקייט
• הויך-פאָרשטעלונג e200z335 קאָר פּראַסעסער
— 32-ביט פּאַוער אַרכיטעקטור בוך E פּראָגראַמירער מאָדעל
— פֿאַרבעסערונגען פֿון פֿאַרשידענע לענג קאָדירונג
– ערלויבט פּאַוער אַרכיטעקטור אינסטרוקציע סעט צו זיין אָפּציאָנעל ענקאָודיד אין אַ געמיש פון 16 און 32-ביט אינסטרוקציעס
– רעזולטאטן אין קלענערע קאָד גרייס
— איין-אויסגאבע, 32-ביט פאוער ארכיטעקטור טעכנולוגיע קאמפליאנט קפּו
— אויספירונג און צוריקציען אין סדר
— פּינקטלעכע אויסנאַם באַהאַנדלונג
— צווייַג פּראַסעסינג אַפּאַראַט
– דעדיקירטע צווייַג אַדרעס קאַלקולאַציע אַדער
– צווייַג אַקסעלעראַציע ניצן צווייַג לוקהאַעד אינסטרוקציע באַפער
— לאָדן/אויפהיטן איינהייט
– איין-ציקל לאוד לעיטענסי
– גאָר פּייפּליין
– שטיצע פון גרויסע און קליינע ענדיאַן
– נישט-אויסגעשטעלטע צוטריט שטיצע
– נול לאָדן-צו-נוצן רערנ-ליניע בלאָזן
— צוויי און דרייסיק 64-ביט אַלגעמיינע צוועק רעגיסטערס (GPRs)
— זכּרון פאַרוואַלטונג אַפּאַראַט (MMU) מיט 16-איינטראַגן גאָר-אַסאָציאַטיוו איבערזעצונג קוק-סייד באַפער (TLB)
— באַזונדערע אינסטרוקציע באַס און לאָדן/סטאָר באַס
— וועקטאָרירטע אינטעראַפּט שטיצע
— אינטעראַפּט לעיטענסי < 120 ns @ 80 MHz (געמאסטן פון אינטעראַפּט בעטן ביז אויספיר פון ערשטער אינסטרוקציע פון אינטעראַפּט אויסנאַם האַנדלער)